• <samp id="gss0k"></samp>
    • <strike id="gss0k"><abbr id="gss0k"></abbr></strike>
      <samp id="gss0k"><tbody id="gss0k"></tbody></samp>
      <samp id="gss0k"></samp>
      <li id="gss0k"></li>
      <samp id="gss0k"></samp>

      中科院微電子所阻變存儲器集成應(yīng)用研究獲進(jìn)展

      時(shí)間:2017-12-27 作者:中國科學(xué)院 閱讀:4971

      以RRAM和MRAM為代表的新型存儲器被認(rèn)為是28nm及后續(xù)工藝節(jié)點(diǎn)中嵌入式存儲的主要解決方案。劉明團(tuán)隊(duì)在RRAM方向具有長達(dá)10年的研究積累,于2015年開始聯(lián)合中芯國際、國網(wǎng)智芯等單位,以產(chǎn)學(xué)研合作方式共同推進(jìn)RRAM的實(shí)用化。經(jīng)過兩年多的努力,在中芯國際28nm平臺上完成了工藝流程的開發(fā)與驗(yàn)證,并在此基礎(chǔ)上設(shè)計(jì)實(shí)現(xiàn)了規(guī)模為1Mb的測試芯片。

      垂直結(jié)構(gòu)的高密度三維交叉陣列,結(jié)合了3D-Xpoint以及3D-NAND兩種架構(gòu)的優(yōu)勢,具有制備工藝簡單,成本低廉以及集成密度高等優(yōu)點(diǎn)。劉明團(tuán)隊(duì)在前期四層堆疊結(jié)構(gòu)的基礎(chǔ)上(IEDM 2015 10.2、VLSI 2016 8.4)實(shí)現(xiàn)了8層結(jié)構(gòu)的設(shè)計(jì),進(jìn)一步驗(yàn)證了RRAM三維結(jié)構(gòu)微縮至5nm以下的可能性。

      相關(guān)研究成果分別以 BEOL Based RRAM with One Extra-mask for Low Cost, Highly Reliable Embedded Application in 28 nm Node and Beyond 和 8-Layers 3D Vertical RRAM with Excellent Scalability towards Storage Class Memory Applications 為題在2017年國際電子器件大會上進(jìn)行了匯報(bào)發(fā)言。

      新聞資訊
      熱門資訊
        • <samp id="gss0k"></samp>
        • <strike id="gss0k"><abbr id="gss0k"></abbr></strike>
          <samp id="gss0k"><tbody id="gss0k"></tbody></samp>
          <samp id="gss0k"></samp>
          <li id="gss0k"></li>
          <samp id="gss0k"></samp>